学位论文 > 优秀研究生学位论文题录展示
CDMA系统中频调制解调关键技术的研究与数字实现
作 者: 罗曦
导 师: 李晓峰
学 校: 电子科技大学
专 业: 通信与信息系统
关键词: DS-CDMA 载波同步 数字锁相环 FPGA
分类号: TN929.533
类 型: 硕士论文
年 份: 2008年
下 载: 219次
引 用: 1次
阅 读: 论文下载
内容摘要
通信业界内越来越多专家认为CDMA技术是本世纪无线通信最重要的多址接入手段之一。近年来,随着超大规模集成电路(VLSI)技术的飞速发展,数字信号处理器(DSP)以及现场可编程门阵列(FPGA)等通用编程器件性能的显著提高,软件无线电(Software Defined Radio)这种新的通信体系结构不再是纸上谈兵。数字中频通信系统正成为理想软件无线电思想与现阶段硬件水平相结合的一种经济、适用的折中。本文讨论和研究的正是中频CDMA系统的数字实现方式。同步技术是通信系统中的一个非常关键的技术。通信系统能否有效可靠地工作,很大程度上取决于同步性能的优劣。本文围绕着数字中频DS-CDMA系统载波同步的问题,详细讨论和研究了CDMA数字中频通信系统物理层调制解调器的设计与基于FPGA的实现。全文的主要内容总结如下:1.概述了直接扩频通信系统基本原理和技术特点,引出同步技术的必要性。2.描述了CDMA系统前向链路的调制解调方案,重点研究了前向链路的载波同步的算法与全数字的锁相环的实现方式。通过对同步性能进行详细的仿真和测试,采用了多环路切换的优化策略。3.描述了CDMA系统的反向链路的调制解调方案,提出了利用子站接收机中的锁相环路模块,在前向链路载波同步后,提供给反向链路同频载波的构想,通过计算机仿真验证了构想的可行性,初步测试了该方案的性能。4.介绍了CDMA系统的硬件实现平台,并给出调制解调器中的部分核心模块基于Verilog HDL的RTL级设计方案和Modelsim的仿真结果,给出了系统的板级测试结果。本文提出的数字中频方案不仅适用于DS-CDMA系统,还同样适用于非扩频系统和点对点等通信系统。对于数字锁相环,不同的系统的鉴相器会有所不同,但是本文介绍的环路滤波器参数选择和数控振荡器的实现都具有较强的通用性。对于需要载波同步的全双工系统,可变速率内插传动轴机制具有一定的参考价值。
|
全文目录
中文摘要 4-5 Abstract 5-14 第一章 绪论 14-20 1.1 研究课题概述 14-17 1.1.1 CDMA 通信系统 14-15 1.1.2 基于SDR 的数字中频CDMA 系统 15-17 1.2 课题研究背景和意义及作者的主要工作 17-18 1.3 论文结构及内容安排 18-20 第二章 扩频通信基本原理与同步技术 20-27 2.1 扩频通信的基本原理 20-22 2.2 扩频通信的技术特点 22-24 2.2.1 抗干扰性 22-23 2.2.2 扩频技术的误码率 23 2.2.3 码分多址性能 23-24 2.3 扩频通信的同步技术 24-27 第三章 CDMA 前向链路调制解调方案与载波同步的研究 27-63 3.1 CDMA 前向链路系统总体框架 27-32 3.1.1 发射机 27-31 3.1.1.1 发射机的一般结构 27-28 3.1.1.2 基于多相带通成形滤波的发射机算法 28-31 3.1.2 接收机 31-32 3.2 载波同步技术的研究 32-51 3.2.1 从模拟锁相环到数字锁相环的转换 33-35 3.2.1.1 模拟锁相环的基本结构 33-34 3.2.1.2 数字锁相环的实现 34-35 3.2.2 CDMA 系统的载波同步算法及数字实现 35-51 3.2.2.1 CDMA 前向链路载波同步总体结构 36-37 3.2.2.2 鉴相器 37-43 3.2.2.3 环路滤波器 43-47 3.2.2.4 数控振荡器 47-51 3.3 载波同步性能测试与算法优化 51-61 3.3.1 载波同步性能测试 51-59 3.3.2 LF 多参数切换策略与性能优化 59-61 3.4 本章小结 61-63 第四章 CDMA 反向链路调制解调方案与载波同步的研究 63-80 4.1 CDMA 上行系统总体框架 63-68 4.1.1 发射机 63-64 4.1.2 接收机 64-68 4.2 载波同步技术的研究 68-76 4.2.1 传动轴结构的引入 70-72 4.2.2 变速率内插机制的提出 72-74 4.2.3 反向链路中的频率补偿 74-76 4.3 载波同步的性能测试 76-79 4.3.1 变速率内插机制精度测试 76-77 4.3.2 反向链路载波同步性能测试 77-79 4.4 本章小结 79-80 第五章 CDMA 系统的硬件设计与数字实现 80-96 5.1 基于软件无线电的中频系统硬件平台 80-82 5.1.1 硬件平台总体方案设计 80-81 5.1.2 系统参数选择 81-82 5.2 硬件平台实物与主要器件 82-84 5.2.1 硬件电路实物 82 5.2.2 主要器件 82-84 5.3 部分调制解调核心模块的FPGA 实现 84-93 5.3.1 基于HDL 的FPGA 设计流程 84-86 5.3.2 部分核心模块的FPGA 实现 86-93 5.3.2.1 扩频模块 86 5.3.2.2 多相带通成形滤波模块 86-88 5.3.2.3 锁相环模块 88-91 5.3.2.4 变速率内插传动轴模块 91-92 5.3.2.5 FPGA 资源消耗状况 92-93 5.4 CDMA 中频系统的上板测试 93-95 5.4.1 测试平台与测试方式 93-94 5.4.2 测试结果 94-95 5.5 本章小结 95-96 第六章 总结与展望 96-98 6.1 本文总结 96 6.2 展望 96-98 致谢 98-99 参考文献 99-102 个人简历 102-103 攻读硕士学位期间的研究成果 103-104
|
相似论文
- 基于FPGA的电磁超声检测系统的研究,TH878.2
- 基于FPGA的五相PMSM驱动控制系统的研究,TM341
- LXI任意波形发生器研制,TM935
- 基于FPGA的射频功放数字预失真器设计,TN722.75
- 突发OFDM系统同步与信道估计算法及FPGA实现,TN919.3
- 直扩系统抗多径性能分析及补偿方法研究,TN914.42
- 采用Gold码的异步直扩系统多址干扰的分析,TN914.53
- 电视制导系统中视频图像压缩优化设计及实现研究,TN919.81
- 基于FPGA的多用户扩频码捕获研究及硬件仿真,TN914.42
- 基于FPGA的数字图像处理基本算法研究与实现,TP391.41
- 基于FPGA的高速图像预处理技术的研究,TP391.41
- 基于FPGA的高速数字图像采集与接口设计,TP274.2
- 基于FPGA的电感传感器数据采集系统的研制,TP274.2
- 基于Nios的串行总线分析仪研制,TP274
- 基于FPGA-RocketIO_X的PMC高速数据传输板开发,TP274.2
- PXI高性能数字I/O模块研制,TP274
- LXI计数器研制,TP274
- 基于FPGA的高速实时数据采集系统,TP274.2
- 基于Nios Ⅱ的GPS信息接收系统设计,TN967.1
- 温压炸药爆炸温度场存储测试技术研究,TQ560.7
- 掺铒光纤放大器中泵浦激光器驱动源的研究应用,TN248
中图分类: > 工业技术 > 无线电电子学、电信技术 > 无线通信 > 移动通信 > 蜂窝式移动通信系统(大哥大、移动电话手机) > 码分多址(CDMA)移动通信
© 2012 www.xueweilunwen.com
|