学位论文 > 优秀研究生学位论文题录展示

流水线结构模数转换器设计与数字校正技术研究

作 者: 陈俊晓
导 师: 何乐年
学 校: 浙江大学
专 业: 电路与系统
关键词: 高速高精度模数转换器 流水线结构 数字校正技术
分类号: TN792
类 型: 硕士论文
年 份: 2010年
下 载: 172次
引 用: 0次
阅 读: 论文下载
 

内容摘要


随着通信技术的发展,现代通信系统对模数转换器(ADC)的要求越来越高。然而CMOS工艺特征尺寸的缩小,使高速高精度模拟电路的设计变得非常困难。使用标准CMOS工艺,设计低功耗、低成本的高速高精度ADC成为近几年的研究热点和难点。本文首先对各种不同结构ADC的优缺点进行分析,了解高速高精度ADC的结构选择和发展现状。研究表明,流水线结构是12位以上分辨率和50MS/s以上采样率ADC的最佳选择。本文对流水线结构ADC的关键设计技术进行了研究。限制流水线ADC线性度的误差主要是电容失配误差、建立误差和有限增益误差,开关导通电阻的非线性也能造成SFDR的下降。有限增益误差的减小依赖于运放的高增益,建立误差的减小依靠大转换速率与宽带宽。本文设计和优化的用于采样/保持电路的运放拥有高达116dB的直流增益和4pF负载下拥有780MHz的带宽,转换速率为1100V/μs,5ns内达到0.001%建立误差。每一级的子流水线根据各自的指标要求进行性能优化。本文使用TSMC 0.18μm CMOS工艺模型设计了一款14位分辨率100MS/s采样频率的ADC。仿真结果表明,设计的ADC拥有78dB的SNDR,94dBc的SFDR和-93dB的THD,芯片功耗为750mW,模拟部分的功耗为460mW。本文对ADC的版图进行了设计,版图面积为5mm~2。依赖于制造工艺的电容失配误差是流水线ADC非线性的重要来源。本文对校正电容失配误差的数字校正技术进行了研究。在MATLAB中对一种前台数字校正算法进行行为级仿真。为了评估校正算法对各种误差的校正效果,对ADC的各种误差、不匹配、噪声等进行了建模。仿真结果表明,数字校正方法可以将使用了匹配误差为0.1%电容的ADC的SNR从71.3dB提高为76.8dB,满足14位ADC的设计要求。

全文目录


相似论文

  1. 高性能浮点乘法单元的设计,TP368.1
  2. 10位20MSPS流水线结构ADC转换器设计,TN792
  3. 2.45GHz RFID加密卡的研究与开发,TP391.44
  4. JPEG XR码率控制算法的研究,TN919.81
  5. 自适应算术编码器的FPGA实现,TN762
  6. 14位80MSPS流水线结构模数转换器关键单元电路设计与研究,TN792
  7. 基于FPGA的高性能FFT算法实现研究,TP332
  8. 基于初始验证的自动流水线生成,TN47
  9. 片上10位33兆赫兹流水线型模数转换器的设计,TN792
  10. 数字声音效果处理的IP设计,TP368.11
  11. 四位高速低功耗微控制器芯片的设计研究,TP368.1
  12. 12位40兆采样频率流水线结构模数转换器,TN792
  13. 10位20MS/s嵌入式流水线结构A/D转换器设计,TN792
  14. DVB-H中循环码的算法研究和ASIC实现,TN949.197
  15. 直接数字频率合成器的设计,TN74
  16. 10位、10MSPS流水线结构A/D转换器的设计和算法改进,TN792
  17. DVB-T数字电视信道调制器的研究与设计,TN761
  18. 基于JPEG2000的自适应算术编解码器的研究与实现,TN762
  19. 8位高速流水线结构MCU的设计,TP332
  20. 应用于生物芯片中的CMOS荧光检测系统的设计和研究,TN407

中图分类: > 工业技术 > 无线电电子学、电信技术 > 基本电子电路 > 数字电路 > 数模、数模转换电路
© 2012 www.xueweilunwen.com